Szyna adresowa

Wikipedia:Weryfikowalność
Ten artykuł od 2022-12 wymaga zweryfikowania podanych informacji.
Należy podać wiarygodne źródła w formie przypisów bibliograficznych.
Część lub nawet wszystkie informacje w artykule mogą być nieprawdziwe. Jako pozbawione źródeł mogą zostać zakwestionowane i usunięte.
Sprawdź w źródłach: Encyklopedia PWN • Google Books • Google Scholar • Federacja Bibliotek Cyfrowych • BazHum • BazTech • RCIN • Internet Archive (texts / inlibrary)
Dokładniejsze informacje o tym, co należy poprawić, być może znajdują się w dyskusji tego artykułu.
Po wyeliminowaniu niedoskonałości należy usunąć szablon {{Dopracować}} z tego artykułu.
Przysyłanie sygnałów poprzez magistralę komunikacyjną.

Szyna adresowa (ang. address bus) – połączenie między jednostką centralną (CPU) a pamięcią lub urządzeniem z interfejsem typu MMIO służące do przekazywania adresów fizycznych, z których jednostka centralna będzie wykonywała odczyty lub do których będzie realizowała zapisy danych.

Liczba linii szyny adresowej determinuje maksymalną wielkość fizycznej przestrzeni adresowej, jaka może być zaadresowana w danym systemie komputerowym. Przykładowo, jeśli system ma 24 linie adresowe, to może obsługiwać do 224 bajtów pamięci, czyli 16 MiB, jak w przypadku procesora i286, a jeśli 40 linii adresowych, to 240 = 1 TiB.

Zobacz też

  • p
  • d
  • e
Interfejsy komputera
Ogólne
  • System bus
  • Front side bus
  • Back side bus
  • Daisy chain
  • Szyna sterująca
  • Szyna adresowa
  • Bus contention
  • Network on a chip
  • Plug and play
Standardy
Nośniki danych
Urządzenia peryferyjne
Urządzenia audio
Urządzenia przenośne
Wbudowane
  • Multidrop bus
  • CoreConnect
  • AMBA
  • Wishbone
  • SLIMbus